

# Bistabili e Flip-Flop

▼ Creatore originale: @LucaCaffa

# **Bistabile**

Consideriamo un anello di inverter, in cui l'ingresso di una porta NOT (inverter A) è collegato all'uscita di un'altra porta NOT (inverter B).

Per ogni inverter, utilizzeremo una notazione del tipo:

- Xi: ingresso dell'inverter X (es. Ai, ingresso di inverter A);
- Xo: uscita dell'inverter X (es. Ao, uscita dell'inverter A).



Visualizzazione dell'anello di inverter

Nell'<u>elemento descritto</u>, l'entrata di un inverter è uguale all'uscita dell'altro: Ao=Bi, Ai = Bo.

#### Stati stabili

In questo circuito, abbiamo 2 stati stabili:

- stato 0  $(S_0)$ : se l'uscita di A è 1, allora l'uscita di B è 0;
  - ∘ Ao=H;
  - ∘ Bo=L.
- stato 1  $(S_1)$ : se l'uscita di A è 0, allora l'uscita di B è 1.
  - Ao=L;
  - ∘ Bo=H.

Dati questi due stati, si parla di circuito bistabile.

#### Metastabilità

Nella realtà esiste un terzo stato non stabile, chiamato stato metastabile.

Risulta poco intuitivo, ma possiamo immaginare di avere un circuito dove gli ingressi e le uscite non sono definite, e quindi non hanno un valore che possiamo determinare.

Per descrivere il concetto, possiamo utilizzare un'<u>analogia</u> <u>meccanica</u> (pallina su una collina):

- se la pallina è sul lato sinistro della collina, siamo nello stato stabile  $S_0$ ;
- se la pallina è sul lato destro della collina, siamo nello stato stabile  $S_1$ ;



Visualizzazione dell'analogia meccanica

• se la pallina è sulla cima della collina, siamo nello stato metastabile  $S_x$ , dove una minima influenza esterna modifica la posizione della pallina, portandola ad una delle due posizioni stabili descritte nei punti precedenti.

Lo stato metastabile è uno stato che non fornisce alcuna informazione importante, poiché non possiamo osservare alcun valore. Non vogliamo MAI trovarci in questo stato, poiché il minimo rumore può portare il circuito in uno dei due stati, portando un fattore definito dalla probabilità al circuito.

# Flip-Flop

I Flip-Flop (FF) sono dei componenti bistabili, ovvero che presentano due stati stabili.

# Sincronizzazione dei FF

#### Latch

Il comando LE è un segnale di tipo asincrono. Esso è identificato attraverso un quadrato nei circuiti.

- LE = 1: stato di trasparenza;
- LE = 0: stato di memoria;
- LE  $= (1 \rightarrow 0)$ : memorizza l'ingresso.



Segnale di Enable (Latch, LE)

#### Clock

Il comando CLK è un segnale di tipo sincrono. Esso è identificato attraverso un triangolo nei circuiti, inoltre vengono chiamati Edgetriggered.

Si possono definire due tipi di clock:

- l'uscita del componente commuta sulla transizione del Clock 1 
  ightarrow 0.
- l'uscita del componente commuta solo sulla transizione del Clock  $0 \to 1.$



Segnale di clock (CLK)

## Inverter all'ingresso

Ogni tipo di segnale, sia esso LE o CLK, può avere un'inverter all'ingresso, portando all'attivazione sul valore opposto.



LE con valore diretto



LE con valore inverso





CLK con valore inverso

# Flip-Flop Set-Reset

II Flip-Flop Set-Reset (FF-SR) prende il nome dai suoi due ingressi: SET (S) e RESET (R).

Esso presenta due uscite,  $Q_a$  e  $Q_b$ , le quali sono complementari (ovvero una è il negato dell'altro). Data la complementarità delle uscite, possiamo anche chiamarle rispettivamente Q e  $Q^*$ . Questo componente ha dei <u>ritardi di propagazione</u>, classici delle porte NOR.

#### Condizioni di comando

Descriviamo i due stati stabili  $S_0$  e  $S_1$ (condizioni di comando) del FF-SR:

- $S_0(S=1,R=0)$ : si chiama stato di SET, poiché S=1;
- $S_1(S=0,R=1)$ : si chiama stato di RESET, poiché R=1.

## Stato di memoria e stato proibito

Oltre ai due stati stabili, esistono le restanti combinazioni dei valori  $Q_a$  e  $Q_b$ , che permettono di definire altri due stati  $S_2$  e  $S_3$ :

•  $S_2$ : si chiama stato di memoria, poiché permette di conservare un valore.

$$Q_a(t) = Q_a(t-1)$$

$$Q_b(t) = Q_b(t-1)$$

Come si nota dalle equazioni che definiscono  $Q_a(t)$  e  $Q_b(t)$ , il valore delle uscite è definito da quello dell'istante precedente, definendo la condizione di memoria. Grazie a questo stato, il FF-SR è uno dei componenti fondamentali per le memorie;

•  $S_3$ : si chiama stato proibito, poiché il valore delle uscite non è definito.

$$Q_a(t) = ?$$

$$Q_{b}(t) = ?$$

Come si nota dalle equazioni che definiscono  $Q_a(t)$  e  $Q_b(t)$ , il valore delle uscite non è definito, definendo la condizione non permessa (o proibita). Questo stato è definito dalla metastabilità.

## Implementazione con porte NOR

L'implementazione con porte NOR di un FF-SR si costruisce in maniera analoga all'<u>anello di inverter</u> visto prima, sostituendo gli inverter con delle porte NOR.

Gli stati in questa implementazione sono definiti come segue:

• condizione di comando SET  $S_0$ ;

$$S = 1, R = 0$$



Implementazione di FF-SR attraverso due anelli di porte NOR

• condizione di comando RESET  $S_1$ ;

$$S = 0, R = 1$$

• condizione di memoria  $S_2$ ;

$$S = 0, R = 0$$

• condizione proibita  $S_3$ .

$$S = 1, R = 1$$

La tavola di verità del FF-SR implementato con le porte NOR è definita a lato, utilizzando questa legenda:

- · condizioni di comando;
- · condizione di memoria;
- condizione proibita.



Simbolo del Flip-Flop Set-Reset con porte NOR

| S | R | Q        |
|---|---|----------|
| 0 | 0 | $Q_{-1}$ |
| 0 | 1 | 0        |
| 1 | 0 | 1        |
| 1 | 1 | ?        |

## Implementazione con porte NAND

L'implementazione con porte NAND di un FF-SR si costruisce in maniera analoga all'<u>implementazione con porte NOR</u>, ma la differenza è nella tavola di verità, in cui tutte le condizioni sono invertite.

Per capire il motivo del comportamento identico e invertito, ricordiamo la legge di De Morgan:





Tramite De Morgan sostituiamo le NOR con delle porte AND a cui sono stati negati gli ingressi.





Traslando opportunamente gli ingressi delle porte AND, si ottiene la configurazione di un FF SR

Si noti come, in questo caso, quella che prima era l'uscita Q diventa  $\overline{Q}$ , e viceversa:

$$Q \to \overline{Q}$$

$$\overline{Q} 
ightarrow \overline{\overline{Q}} = Q$$

Si ha, quindi, una corrispondenza tra la porta NOR e la porta NAND, e ciò permette di realizzare l'anello di inverter con le porte NAND al posto degli inverter, come definito nella visualizzazione.



Simbolo del Flip-Flop Set-Reset con porte
NAND



Simbolo del FF S-R con porte NAND, equivalente alla figura di sinistra.

Gli stati in questa implementazione sono definiti come segue:

• condizione di comando SET  $S_0$ ;

$$S = 1, R = 0 \Rightarrow S^* = 0, R^* = 1$$

• condizione di comando RESET  $S_1$ ;

$$S = 0, R = 1 \Rightarrow S^* = 1, R^* = 0$$

• condizione di memoria  $S_2$ ;

$$S = 0, R = 0 \Rightarrow S^* = 1, R^* = 1$$

• condizione proibita  $S_3$ .

$$S = 1, R = 1 \Rightarrow S^* = 0, R^* = 0$$

La tavola di verità del FF-SR implementato con le porte NAND è definita a lato, utilizzando questa legenda:

- · condizioni di comando;
- · condizione di memoria;
- · condizione proibita.

| S | R | $S^*$ | $R^*$ |
|---|---|-------|-------|
| 1 | 1 | 0     | 0     |
| 1 | 0 | 0     | 1     |
| 0 | 1 | 1     | 0     |
| 0 | 0 | 1     | 1     |

Si noti come le uscite delle condizioni di comando sono invertite rispetto all'<u>implementazione con le porte NOR</u>. Per esempio, se prima con S=1, R=0 si avevano  $Q=1, Q^*=0$ , in questo caso l'output sarà opposto:  $Q=0, Q^*=1$ .

# Flip-Flop Latch (FF Latch)

Partendo da un FF-SR e aggiungendo agli ingressi due porte AND, ricaviamo un componente chiamato <u>FF Latch</u>.

La caratteristica fondamentale di questo componente è quella di avere un segnale LE che attiva o disattiva gli ingressi, come segue:



Implementazione del Flip-Flop Latch a partire da un FF-SR

- LE = 1 (stato trasparente): l'uscita può cambiare stato in base agli ingressi S e R;
- ${
  m LE}=0$  (stato di memoria/latched mode): l'uscita non può cambiare stato.

Ciò significa che, anche se S e R assumono dei valori, il segnale entrerà nel FF solo se  $\mathrm{LE}=1$ , come conseguenza dell'aggiunta delle porte AND.



 $\stackrel{f I}{}$  Il comando  ${
m LE}$  è identificato attraverso un quadrato, che identifica un segnale di tipo asincrono.

## Flip-Flop Latch D (D Latch)

Per migliorare il FF Latch, possiamo fare in modo che i due ingressi diventino un unico segnale, e che quindi S e Rsiano sostituiti da un unico segnale. Questo possiamo farlo perché S e R devono sempre essere uno il negato dell'altro.



Implementazione completa di un FF Latch D a partire da un FF-SR

L'unico caso in cui devono essere uguali è il comando di memoria, ma poiché qui abbiamo il segnale LE che ci permette di creare lo stato di memoria, possiamo rendere S e R sempre opposti.

Per permettere il funzionamento con un singolo ingresso, bisogna fare in modo che il ramo entrante in S abbia segnale diretto, mentre il ramo entrante in R abbia segnale negato.

Dopo questa aggiunta, si ottiene un Latch D, dove D è l'ingresso unico. Si noti come questa versione del Latch D è asincrona.



! Il Latch D è di fondamentale importanza, poiché risolve il problema dello stato metastabile del FF-SR. Avendo un unico ingresso, in un caso negato e nell'altro diretto, è impossibile ricadere nella condizione di metastabilità.

#### Comandi asincroni per il D Latch

Possiamo aggiungere al Latch D appena visto due comandi, che non dipendono dal segnale LE, e per questo sono definiti comandi asincroni del Latch D.

I comandi sono PRESET (P) e CLEAR (C):

- se  $\operatorname{CLEAR} = 1$ , si imposta Q = 0, ovvero l'uscita Qva immediatamente a 0;
- se PRESET = 1, si imposta Q = 1, ovvero l'uscita Qva immediatamente a 1.



Costruzione Latch D con i comandi asincroni Clear (C) e Preset (P)



Se PRESET e CLEAR si attivano contemporaneamente, il FF si porta nella condizione proibita.

# Flip-Flop Master-Slave (D-FF)

Il FF Master-Slave (D-FF) è un componente formato da una cascata di <u>FF Latch</u> con abilitazione complementare dei dati attraverso il segnale di clock.

Come si può notare dall'<u>implementazione mostrata</u>, si ha un solo segnale di ingresso D. Le uscite del primo FF Latch sono le entrate del secondo FF Latch.



Implementazione completa di un FF Master-Slave a partire da due FF Latch

## **Funzionamento rispetto al Clock**

In questo componente, il clock abilita uno dei due FF, attraverso il collegamento a Latch, durante la fase di transizione  $0 \rightarrow 1$  come descritto in seguito:

- CLK = 0: abilita il primo FF Latch (Master) a registrare l'ingresso D, mentre il secondo (Slave) rimane nello stato di memoria. In questo caso, si parla di Master trasparente e Slave in memoria;
- CLK = 1: abilita il secondo FF Latch (Slave) ad ottenere il valore in memoria del Master, portandolo come valore in uscita al componente, mentre il secondo (Master) rimane nello stato di memoria. In questo caso, si parla di Master in memoria e Slave trasparente.



Simbolo del Flip-Flop Master-Slave



brack Il comando  $\operatorname{CLK}$  è identificato attraverso un triangolo, che identifica un segnale di tipo sincrono.



🔔 E' il tipo di porta sequenziale più usato.

## Comandi asincroni per il D-FF

Come per il D Latch, anche il D-FF può avere i due comandi asincroni PRESET e CLEAR.

- se  ${\it CLEAR}=1$ , si imposta Q=0, ovvero l'uscita Q va immediatamente a 0;
- se  $\mbox{PRESET}=1$ , si imposta Q=1, ovvero l'uscita Q va immediatamente a 1.



Simbolo del Flip-Flop Master-Slave con comandi asincroni Clear (C) e Preset (P)



Se PRESET e CLEAR si attivano contemporaneamente, il FF si porta nella condizione proibita.



🚺 In questo esempio, i comandi PRESET e CLEAR sono attivabili se il loro valore è 1. Si può anche realizzare con i comandi attivabili se il valore è 0.

## Flip-Flop Jack-Kilby (FF-JK)

Costruiamo il FF-JK a partire dal D-FF seguendo i passi descritti:

1. a partire dal D-FF, si rimuove lo stato comune D, in modo da avere nuovamente due ingressi distinti sul componente;



Primo passo della costruzione del FF-JK

2. <u>creiamo una retroazione con 2 AND</u>, definendo due nuovi segnali chiamati J e K.



Secondo passo della costruzione del FF-JK

Attraverso questa costruzione otteniamo il Flip-Flop Jack-Kilby (FF-JK), ovvero un componente sequenziale, il cui funzionamento è molto simile a quello del FF-SR, ma senza il problema legato allo stato metastabile.



Simbolo del Flip-Flop Jack-Kilby (FF-JK)

#### Tavola di Verità

La tavola di verità del FF-JK è definita a lato, utilizzando questa legenda:

- · condizione di memoria;
- · condizioni di comando;
- condizione per complementare l'uscita.

| J | K | S          | R        |
|---|---|------------|----------|
| 0 | 0 | 0          | 0        |
| 0 | 1 | 0          | $Q_{-1}$ |
| 1 | 0 | $Q_{-1}^*$ | 0        |
| 1 | 1 | $Q_{-1}^*$ | $Q_{-1}$ |

Dalla tavola di verità riusciamo a capire bene il comportamento di questo componente:

• le condizioni di comando evidenziano che le uscite dipendono dal valore dei vecchi ingressi;

- la condizione di memoria permette di memorizzare gli stati precedenti di Q e  $Q^*$ ;
- la vecchia condizione di metastabilità diventa la condizione per complementare l'uscita, ovvero un comando per scambiare i valori nelle uscite Q e  $Q^*$ .

Si noti come gli ingressi del FF-JK siano strettamente legati alle uscite, quindi è possibile definire le equazioni dello stato futuro Q.

$$Q=JQ_{-1}^*+Q_{-1}\overline{K}$$